order_bg

өнімдер

Logic & Flip Flops-SN74LVC74APWR

қысқаша сипаттама:

SNx4LVC74A құрылғылары екі позитивті триггерленген D-типті флип-флоптарды бір ыңғайлы жерде біріктіреді.
құрылғы.
SN54LVC74A 2,7-V - 3,6-V VCC жұмысына арналған, ал SN74LVC74A
1,65-V - 3,6-V VCC жұмысы.Алдын ала орнатылған (PRE) немесе таза (CLR) кірістеріндегі төмен деңгей басқа кірістердің деңгейлеріне қарамастан шығыстарды орнатады немесе қалпына келтіреді.PRE және CLR белсенді емес (жоғары) болғанда, орнату уақытының талаптарына сәйкес келетін деректер (D) кірісіндегі деректер тактілік импульстің оң жүріс жиегіндегі шығыстарға тасымалданады.Сағаттың іске қосылуы кернеу деңгейінде орын алады және тактілік импульстің көтерілу уақытына тікелей байланысты емес.Ұстау уақыты аралығынан кейін D кірісіндегі деректерді шығыстардағы деңгейлерге әсер етпестен өзгертуге болады.Деректер енгізу/шығару және басқару кірістері асқын кернеуге төзімді.Бұл мүмкіндік осы құрылғыларды аралас вольтты ортада төмен аудару үшін пайдалануға мүмкіндік береді.


Өнімнің егжей-тегжейі

Өнім тегтері

Өнім атрибуттары

ТҮР СИПАТТАМАСЫ
Санат Интегралды схемалар (ICs)

Логика

Резеңке шәркелер

Mfr Texas Instruments
Сериялар 74LVC
Пакет Таспа және катушка (TR)

Кесілген таспа (КТ)

Digi-Reel®

Өнім күйі Белсенді
Функция Орнату (Алдын ала орнату) және Қалпына келтіру
Түр D-түрі
Шығару түрі Қосымша
Элементтер саны 2
Бір элементке бит саны 1
Сағат жиілігі 150 МГц
Максималды таралу кешігуі @ V, Макс CL 5,2 нс @ 3,3 В, 50 пФ
Триггер түрі Позитивті жиегі
Ток - шығыс жоғары, төмен 24мА, 24мА
Кернеу - қоректендіру 1,65 В ~ 3,6 В
Ағымдық - Тыныш (Iq) 10 мкА
Кіріс сыйымдылығы 5 пФ
Жұмыс температурасы -40°C ~ 125°C (TA)
Монтаждау түрі Беттік орнату
Жабдықтаушы құрылғы пакеті 14-TSSOP
Пакет/қорап 14-TSSOP (0,173", 4,40 мм ені)
Негізгі өнім нөмірі 74LVC74


Құжаттар және БАҚ

РЕСУРС ТҮРІ LINK
Деректер кестелері SN54LVC74A, SN74LVC74A
Таңдаулы өнім Аналогтық шешімдер

Логикалық шешімдер

PCN қаптамасы 10/шілде/2018 ж

Роликтер 19/сәуір/2018

HTML деректер парағы SN54LVC74A, SN74LVC74A
EDA үлгілері SnapEDA ұсынған SN74LVC74APWR

Ultra Librarian ұсынған SN74LVC74APWR

Экологиялық және экспорттық классификациялар

АТРИБУТ СИПАТТАМАСЫ
RoHS күйі ROHS3 үйлесімді
Ылғалға сезімталдық деңгейі (MSL) 1 (шексіз)
REACH күйі REACH әсерсіз
ECCN EAR99
HTSUS 8542.39.0001

Флип-флоп және ысырма

ТриггержәнеБекітуақпаратты сақтау үшін пайдаланылатын екі тұрақты күйі бар жалпы сандық электрондық құрылғылар және бір флип-флоп немесе ысырма 1 бит ақпаратты сақтай алады.

Flip-Flop (Қысқартылған FF), сондай-ақ екі тұрақты қақпа ретінде белгілі, сонымен қатар екі тұрақты флип-флоп ретінде белгілі, екі күйде жұмыс істей алатын сандық логикалық схема.Флип-флоптар триггер ретінде белгілі кіріс импульсін алғанша өз күйінде қалады.Кіріс импульсі қабылданған кезде, флип-флоп шығысы ережелерге сәйкес күйді өзгертеді, содан кейін басқа триггер алынғанша сол күйде қалады.

Импульстік деңгейге сезімтал ысырма, тактілік импульс деңгейінде күйін өзгертеді, ысырма – деңгейде іске қосылатын сақтау бірлігі, ал деректерді сақтау әрекеті тек ысырма ілмекте болғанда ғана кіріс сигналының деңгей мәніне байланысты. күйді қоссаңыз, шығыс деректер енгізуімен өзгереді.Латч флип-флоптан ерекшеленеді, ол деректерді бекітпейді, шығыстағы сигнал буфер арқылы өтетін сигнал сияқты кіріс сигналымен өзгереді;ысырма сигналы ысырма ретінде әрекет еткенде, деректер құлыпталады және кіріс сигналы жұмыс істемейді.Бекіткішті мөлдір ысырма деп те атайды, яғни ол бекітілмеген кезде шығыс кіріске мөлдір болады.

Латч пен флип-флоптың айырмашылығы
Латч және флип-флоп - жады функциясы бар екілік сақтау құрылғылары, олар әртүрлі уақыттық логикалық схемаларды құрайтын негізгі құрылғылардың бірі болып табылады.Айырмашылығы мынада: ысырма оның барлық кіріс сигналдарына қатысты, кіріс сигналы өзгергенде ысырма өзгереді, тактілік терминал болмайды;флип-флоп сағатпен басқарылады, тек ағымдағы кірісті таңдау үшін сағат іске қосылғанда, шығысты генерациялайды.Әрине, ысырма және флип-флоп екеуі де уақыт логикасы болғандықтан, шығыс тек ағымдағы кіріспен ғана емес, сонымен қатар алдыңғы шығыспен де байланысты.

1. ысырма синхронды басқару емес, деңгей арқылы іске қосылады.DFF сағат жиегі және синхронды басқару арқылы іске қосылады.

2、ысырма кіріс деңгейіне сезімтал және сымдардың кешігуіне әсер етеді, сондықтан шығыстың бұрандалар пайда болмауын қамтамасыз ету қиын;DFF бұдырларды шығару ықтималдығы аз.

3, ысырма мен DFF құру үшін қақпа схемаларын пайдалансаңыз, ысырма DFF-ге қарағанда ысырма ресурстарын аз тұтынады, бұл DFF-ге қарағанда ысырма үшін жақсы орын.Сондықтан, ASIC-те ысырманы пайдаланудың интеграциясы DFF-тен жоғары, бірақ FPGA-да керісінше болады, өйткені FPGA-да стандартты ысырма бірлігі жоқ, бірақ DFF бірлігі бар және LATCH жүзеге асырылуы үшін бірден көп LE қажет.ысырма деңгей іске қосылады, ол қосу ұшына тең және белсендіруден кейін (қосу деңгейінде) сымға балама болады, ол өзгеретін шығыс шығысқа қарай өзгереді.Қосылмаған күйде бастапқы сигналды сақтау керек, ол көрінетін және флип-флоп айырмашылығы, шын мәнінде, көптеген рет ысырма ff алмастырғыш емес.

4, ысырма өте күрделі статикалық уақыт талдауына айналады.

5, қазіргі уақытта ысырма Intel компаниясының P4 процессоры сияқты өте жоғары деңгейлі схемада ғана қолданылады.FPGA-да ысырма құрылғысы бар, регистр бірлігін ысырма бірлігі ретінде конфигурациялауға болады, xilinx v2p нұсқаулығында регистр/ілгек бірлігі ретінде конфигурацияланады, тіркеме - xilinx жарты тілім құрылымы диаграммасы.Басқа модельдер мен FPGA өндірушілері тексеруге барған жоқ.--Жеке менің ойымша, xilinx-тің altera-ға тікелей сәйкес келуі қиынырақ болуы мүмкін, бұл бірнеше LE үшін, дегенмен, xilinx құрылғысы емес, әрбір бөлікті конфигурациялау мүмкін емес, altera-ның жалғыз DDR интерфейсінде арнайы ысырма блогы бар, әдетте тек қана. ысырманың конструкциясында жоғары жылдамдықты схема қолданылады.altera's LE ысырма құрылымы емес, және sp3 және sp2e тексеріңіз, ал басқалары тексерілмейді, нұсқаулықта бұл конфигурацияға қолдау көрсетілетіні айтылған.Altera туралы wangdian өрнегі дұрыс, altera ff ысырмаға конфигурацияланбайды, ол ысырманы іске асыру үшін іздеу кестесін пайдаланады.

Дизайндың жалпы ережесі: көптеген дизайндарда ысырманы болдырмаңыз.ол сізге дизайн уақытын жасауға мүмкіндік береді, және ол өте жасырын, ардагер емес таба алмайды.ысырманың ең үлкен қауіпі - саңылауларды сүзбеу.Бұл тізбектің келесі деңгейі үшін өте қауіпті.Сондықтан, D flip-flop орнын пайдалана алатын болсаңыз, ысырманы пайдаланбаңыз.


  • Алдыңғы:
  • Келесі:

  • Хабарламаңызды осы жерге жазып, бізге жіберіңіз